LEADER 00970nam0-22003011i-450- 001 990006946800403321 005 20010905 035 $a000694680 035 $aFED01000694680 035 $a(Aleph)000694680FED01 035 $a000694680 100 $a20010905d1955----km-y0itay50------ba 101 0 $ager 102 $aDE 105 $af-------011yy 200 1 $aFestschrift Guido Kisch$eRechtshistorische Forschungen$fAnlässlich des 60. Geburtstag dargebracht von Freunden, Kollegen und Schülern$g[F.L. Ganshof, K.S. Bader, A. Erler... et al.] 210 $aStuttgart$cW. Kohlhammer$dc1955 215 $a322 p.$c3 tav.$d24 cm 702 1$aBader,$bKarl Siegfried 702 1$aGanshof,$bFrançois Louis$f<1895-1980> 702 1$aKisch,$bGuido$f<1889- > 801 0$aIT$bUNINA$gRICA$2UNIMARC 901 $aBK 912 $a990006946800403321 952 $aONORANZE K 10$b48990$fFGBC 959 $aFGBC 996 $aFestschrift Guido Kisch$9701458 997 $aUNINA LEADER 01050nam0-2200361---450- 001 990001364770203316 005 20040413105600.0 010 $a0-13-061970-1 035 $a000136477 035 $aUSA01000136477 035 $a(ALEPH)000136477USA01 035 $a000136477 100 $a20040123d2002----km|y0itaa0103----ba 101 0 $aeng 102 $aUS 105 $aa|||z|||001yy 200 1 $aModern VLSI design$esystem-on-chip design$fWayne Wolf 205 $a3. ed 210 $aUpper Saddle River$cPrentice Hall$d2002 215 $aXX, 618 p.$cill.$d24 cm. 606 0 $aCircuiti integrati VLSI$xProgettazione 676 $a621.395 700 1$aWOLF,$bWayne$028119 801 0$aIT$bSalbc$gISBD$cISBD 912 $a990001364770203316 951 $a621.395 WOL A$b18105 Ing.$c621.395$d00093609 959 $aBK 969 $aTEC 979 $aJOHNNY$b90$c20040123$lUSA01$h1248 979 $aPATRY$b90$c20040406$lUSA01$h1736 979 $aRENATO$b90$c20040413$lUSA01$h1056 996 $aModern VLSI design$9113923 997 $aUNISA